A 64-bit (8x8) SRAM array design
dc.contributor | Aalto-yliopisto | fi |
dc.contributor | Aalto University | en |
dc.contributor.advisor | Singh, Gaurav | |
dc.contributor.author | Babayans Gharadaghi, Nerses-Vahe | |
dc.contributor.school | Sähkötekniikan korkeakoulu | fi |
dc.contributor.supervisor | Turunen, Markus | |
dc.date.accessioned | 2021-06-01T08:12:09Z | |
dc.date.available | 2021-06-01T08:12:09Z | |
dc.date.issued | 2021-05-03 | |
dc.format.extent | 33 | |
dc.format.mimetype | application/pdf | en |
dc.identifier.uri | https://aaltodoc.aalto.fi/handle/123456789/107810 | |
dc.identifier.urn | URN:NBN:fi:aalto-202106017064 | |
dc.language.iso | en | en |
dc.programme | Sähkötekniikan kandidaattiohjelma | fi |
dc.programme.major | Elektroniikka ja sähkötekniikka EST | fi |
dc.programme.mcode | ELEC3013 | fi |
dc.subject.keyword | SRAM | en |
dc.subject.keyword | static random access memory | en |
dc.subject.keyword | cadence | en |
dc.subject.keyword | virtuoso | en |
dc.subject.keyword | stability analysis | en |
dc.subject.keyword | simulation | en |
dc.title | A 64-bit (8x8) SRAM array design | en |
dc.type | G1 Kandidaatintyö | fi |
dc.type.dcmitype | text | en |
dc.type.ontasot | Bachelor's thesis | en |
dc.type.ontasot | Kandidaatintyö | fi |