Power Saving in Adiabatic Circuits and Implementation of Adiabatic Dynamic Logic (ADL) in a 0.8 µm CMOS Process
No Thumbnail Available
URL
Journal Title
Journal ISSN
Volume Title
Helsinki University of Technology |
Diplomityö
Checking the digitized thesis and permission for publishing
Instructions for the author
Instructions for the author
Authors
Date
1999
Department
Major/Subject
Elektronifysiikka
Mcode
S-69
Degree programme
Language
en
Pages
75
Series
Abstract
Työn tarkoitus oli tutkia adiabaattisia piirejä ja verrata niiden tehonkulutusta CMOS -piirien tehonkulutukseen. Adiabaattisia kellogeneraattoreita tutkittiin myös, jotta voitaisiin määritellä niiden vaikutus kokonaistehonkulutukseen. ADL invertteri on perusrakenne, jota tutkittiin, mutta myös ADL NAND ja NOR portteja tutkittiin. Muita adiabaattisia logiikkatyyppejä kuin ADL ei tutkittu lähemmin tässä työssä. Piirit suunniteltiin VTT Mikroelektroniikassa ja prosessoitiin VTTB08 ja AMS08 prosesseissa. ADL havaittiin melko epästabiiliksi teknologiaksi. ADL -piirien tehonkulutus voi olla paljonkin pienempi kuin CMOS piireillä, mutta ainoastaan invertterin tapausta tutkittiin. Logiikkatason muuttumisnopeus pitää olla suuri, jotta saavutetaan hyvä hyötysuhde CMOS:iin verrattuna.Description
Supervisor
Kuivalainen, PekkaThesis advisor
Marjonen, JoukoKeywords
adiabatic, adiabatic dynamic logic (ADL), microelectronics, power saving, adiabaattinen, adiabaattinen dynaaminen logiikka (ADL), mikroelektroniikka, tehonsäästö