Power Saving in Adiabatic Circuits and Implementation of Adiabatic Dynamic Logic (ADL) in a 0.8 µm CMOS Process

Loading...
Thumbnail Image

URL

Journal Title

Journal ISSN

Volume Title

Helsinki University of Technology | Master's thesis
Checking the digitized thesis and permission for publishing
Instructions for the author
Location:
P1 Ark S80

Date

Major/Subject

Mcode

S-69

Degree programme

Language

en

Pages

75

Series

Abstract

Työn tarkoitus oli tutkia adiabaattisia piirejä ja verrata niiden tehonkulutusta CMOS -piirien tehonkulutukseen. Adiabaattisia kellogeneraattoreita tutkittiin myös, jotta voitaisiin määritellä niiden vaikutus kokonaistehonkulutukseen. ADL invertteri on perusrakenne, jota tutkittiin, mutta myös ADL NAND ja NOR portteja tutkittiin. Muita adiabaattisia logiikkatyyppejä kuin ADL ei tutkittu lähemmin tässä työssä. Piirit suunniteltiin VTT Mikroelektroniikassa ja prosessoitiin VTTB08 ja AMS08 prosesseissa. ADL havaittiin melko epästabiiliksi teknologiaksi. ADL -piirien tehonkulutus voi olla paljonkin pienempi kuin CMOS piireillä, mutta ainoastaan invertterin tapausta tutkittiin. Logiikkatason muuttumisnopeus pitää olla suuri, jotta saavutetaan hyvä hyötysuhde CMOS:iin verrattuna.

Description

Supervisor

Kuivalainen, Pekka

Thesis advisor

Marjonen, Jouko

Other note

Citation