Analogia-digitaalimuuntimen kalibrointi

Loading...
Thumbnail Image

URL

Journal Title

Journal ISSN

Volume Title

Helsinki University of Technology | Diplomityö

Date

2001

Major/Subject

Piiritekniikka

Mcode

S-87

Degree programme

Language

fi

Pages

ix + 63

Series

Abstract

Tässä diplomityössä tutkittiin kytkettyjen kondensaattoreiden tekniikalla toteutetun liukuhihna analogia-digitaalimuuntimen kalibrointitarpeita ja -menetelmiä. Kalibrointitarpeita on selvitetty käyttäytymistason muunninmallilla käyttäen siirtofunktioissa epäideaalisuuksia. Käyttäytymistason muunninmallin avulla kehitettiin digitaalinen kalibrointimenetelmä, jolla laajakaistaisen pipeline AD-muuntimen lineaarisuutta voidaan parantaa suurilla resoluutioilla. Työssä toteutettiin digitaalinen kalibrointijärjestelmä, josta osa integroitiin pipeline AD-muuntimen yhteyteen 0,35 µm:n BiCMOS-prosessilla, ja osa toteutettiin FPGA-piirillä. Kalibroidun muuntimen resoluutio on 14 bittiä ja muunnosnopeus 80 MS/s. Pipeline-muuntimen kaksi kalibroitavaa ensimmäistä astetta ovat 2,5-bittisiä ja loput 1,5-bittisiä. Kalibrointimenetelmässä ohjataan asteiden näytteistyskondensaattoreiden kytkimiä tiloihin, jotka tuottavat muuntimen loppupäällä mitattavia vertailujännitteitä. Näiden avulla lasketaan kalibrointivakiot, jotka summataan digitaalisesti muuntimen lähtösanoihin. Muuntimen mittaustulokset osoittivat kalibrointimenetelmän toimivuuden.

Description

Supervisor

Halonen, Kari

Thesis advisor

Sumanen, Lauri

Keywords

analog-to-digital, analogia-digitaali, pipeline, pipepine, switched capacitor, kytketyt kondensaattorit, selfcalibration, kalibrointi, integrated circuits, integroidut piirit

Other note

Citation