Modelling of Integrated Inductor on Silicon
dc.contributor | Aalto-yliopisto | fi |
dc.contributor | Aalto University | en |
dc.contributor.advisor | Kuivalainen, Pekka | |
dc.contributor.author | Tarvainen, Esa | |
dc.contributor.department | Sähkö- ja tietoliikennetekniikan osasto | fi |
dc.contributor.school | Teknillinen korkeakoulu | fi |
dc.contributor.school | Helsinki University of Technology | en |
dc.contributor.supervisor | Porra, Veikko | |
dc.date.accessioned | 2020-12-03T22:12:19Z | |
dc.date.available | 2020-12-03T22:12:19Z | |
dc.date.issued | 1998 | |
dc.description.abstract | Tämä työ kuvaa piille tehtyjen integroitujen kelojen mallitusta. Noin 50 integroitua planaarikelaa arvoiltaan 1 nH:stä 15 nH:iin suunniteltiin ja prosessoitiin VTT Elektroniikan 0.8 mikro m:n BiCMOS prosessilla kiekolle, joissa oli p-allas ja noin 30-40 omega cm:n resistiivisyys. Vastinpiirien etsimisessä mitattua dataa vertailtiin impedanssifunktioihin ja useisiin piiritopologioihin. Löydettyjä kelamalleja on hyödynnetty RF IC sovelluksissa. | fi |
dc.format.extent | 45 | |
dc.identifier.uri | https://aaltodoc.aalto.fi/handle/123456789/85790 | |
dc.identifier.urn | URN:NBN:fi:aalto-2020120444628 | |
dc.language.iso | en | en |
dc.programme.major | Piiritekniikka | fi |
dc.programme.mcode | S-87 | fi |
dc.rights.accesslevel | closedAccess | |
dc.subject.keyword | inductor | fi |
dc.subject.keyword | modelling | fi |
dc.subject.keyword | silicon | fi |
dc.subject.keyword | kela | fi |
dc.subject.keyword | mallitus | fi |
dc.subject.keyword | pii | fi |
dc.title | Modelling of Integrated Inductor on Silicon | en |
dc.type.okm | G2 Pro gradu, diplomityö | |
dc.type.ontasot | Master's thesis | en |
dc.type.ontasot | Pro gradu -tutkielma | fi |
dc.type.publication | masterThesis | |
local.aalto.digiauth | ask | |
local.aalto.digifolder | Aalto_37765 | |
local.aalto.idinssi | 13032 | |
local.aalto.openaccess | no |