Integrated Circuits for Linear and Efficient Receivers

Loading...
Thumbnail Image
Journal Title
Journal ISSN
Volume Title
School of Electrical Engineering | Doctoral thesis (article-based) | Defence date: 2014-12-05
Checking the digitized thesis and permission for publishing
Instructions for the author
Date
2014
Major/Subject
Mcode
Degree programme
Language
en
Pages
124 + app. 61
Series
Aalto University publication series DOCTORAL DISSERTATIONS, 170/2014
Abstract
This dissertation presents original research contributions in the form of five integrated circuit (IC) implementations and seven scientific publications. They present advances related to high-Q resonators, DC-DC converters, and programmable RF front-ends for integrated wireless receivers. Because these three building blocks have traditionally required implementations that are partly external to the IC, the ultimate target is to reduce system size, cost, and complexity. Wireless receivers utilize high-Q resonators for accurate frequency synthesis and signal filtering, typically by relying on external quartz resonators and rigid surface acoustic wave filters. The above-IC implementation of bulk acoustic wave (BAW) resonators and the use of programmable on-chip N-path filtering offer interesting integrable alternatives. Accordingly, this dissertation demonstrates a 2.1-GHz voltage controlled oscillator (VCO) in 250-nm SiGe:C BiCMOS, based on an above-IC BAW resonator. Furthermore, N-path filtering is investigated in a 2.5-GHz narrowband RF front-end in 40-nm CMOS. It achieves more than 10 dB of interferer filtering early in the RF chain, and the original analysis details the counter-intuitive behavior of the N-path filter when it is used together with LC-based filters. Receiver power management requires the use of step-down DC-DC converters between the external battery and the integrated receiver circuitry. The related switching regulators are typically based on low-frequency operation, which requires external filtering components. In contrast, this dissertation presents a fully integrated 3.6-to-1.8-V buck converter in 65-nm CMOS that uses switching frequencies of more than 100 MHz. A topology-independent switch bridge optimization approach is also proposed. The measurement results demonstrate the feasibility of integration, although with compromised performance. Finally, the software-defined radio paradigm operates on the premise of radio and RF front-end programmability. This calls for A/D conversion as close to the antenna interface as possible. This dissertation presents original work on a 40-nm CMOS direct delta-sigma receiver (DDSR) for the 0.7-to-2.7-GHz frequency range. Particular emphasis is put on developing new methods for DDSR RF front-end modeling and design.

Tässä väitöskirjassa esitellään viiteen mikropiiriin ja seitsemään tieteelliseen julkaisuun sisältyviä tutkimustuloksia, jotka keskittyvät integroituihin langattomiin vastaanottimiin. Ne liittyvät korkean hyvyysluvun resonaattoreihin, DC-DC -muuntimiin ja ohjelmoitaviin RF-etupäihin. Koska näiden kolmen lohkon toteutus on perinteisesti vaatinut ulkoisia komponentteja, tässä työssä esitetyt tulokset tähtäävät vastaanottimen koon, hinnan ja monimutkaisuuden vähentämiseen. Langattomat vastaanottimet hyödyntävät korkean hyvyysluvun resonaattoreita tarkkaan taajuussynteesiin ja signaalien suodattamiseen. Tyypillisesti tämä perustuu ulkoisille kideresonaattoreille ja pinta-aaltosuotimille. Mikropiirin päälle toteutettavat massa-aaltoresonaattorit ja ohjelmoitavat monitiesuodattimet tarjoavat mielenkiintoisia integroitavia vaihtoehtoja. Massa-aaltoresonaattoria hyödynnetään tässä työssä 2,1 GHz:n alueelle tarkoitetussa jänniteohjatussa oskillaattorissa, joka on toteutettu 250 nm:n SiGe:C BiCMOS-teknologialla. Monitiesuodatusta tutkitaan 2,5 GHz:n RF-etupäässä, joka on toteutettu 40 nm:n CMOS-teknologialla. Sillä saavutetaan yli 10 dB:n häiriösuodatus, ja aiheesta esitetty alkuperäisanalyysi tarkastelee monitiesuodattimen ja LC-suodattimen yhdistämiseen liittyvää käyttäytymistä. Vastaanottimissa käytetään DC-DC -muuntimia sovittamaan ulkoisen akun korkea jännite mikropiirin tarvitsemalle tasolle. Tässä käytetyt matalataajuiset hakkurimuuntimet tarvitsevat yleensä ulkoisia komponentteja. Tässä väitöskirjassa esitellään 65 nm:n CMOS-teknologialla toteutettu hakkurimuunnin, joka puolittaa 3,6 voltin akkujännitteen yli 100 MHz:n kytkentätaajuutta käyttäen. Tähän liittyen esitellään myös tarkasta toteutustavasta riippumaton optimointimenetelmä. Mittaustulokset osoittavat muuntimen integroinnin olevan mahdollista, mutta toimintatehokkuudessa joudutaan tekemään kompromisseja. Ohjelmistoradio nojaa ajatukseen radion ja RF-etupään ohjelmoitavuudesta. Analogia-digitaali -muunnos olisi siksi hyvä tehdä mahdollisimman lähellä antennirajapintaa. Tähän aiheeseen liittyen väitöskirjan viimeinen osio esittelee uusia mallinnus- ja suunnittelumenetelmiä nk. delta-sigma -suoramuunnosvastaanottimen RF-etupäälle. Lisäksi esitellään 40 nm:n CMOS-teknologialla tehty toteutus 0,7-2,7 GHz:n taajuusalueelle.
Description
Supervising professor
Ryynänen, Jussi, Prof., Aalto University, Department of Micro and Nanosciences, Finland
Thesis advisor
Stadius, Kari, Dr., Aalto University, Department of Micro and Nanosciences, Finland
Keywords
bulk acoustic wave resonator, direct delta-sigma receiver, low noise amplifier, quality factor, radio receiver, voltage controlled oscillator, delta-sigma -suoramuunnosvastaanotin, hyvyysluku, jänniteohjattu oskillaattori, massa-aaltoresonaattori, radiovastaanotin, vähäkohinainen vahvistin
Other note
Parts
  • [Publication 1]: K. B. Östman, S. T. Sipilä, I. S. Uzunov, and N. T. Tchamov. Novel VCO Architecture Using Series Above-IC FBAR and Parallel LC Resonance. IEEE Journal of Solid-State Circuits, vol. 41, no. 10, pp. 2248–2256, Oct. 2006.
    DOI: 10.1109/JSSC.2006.881567. View at publisher
  • [Publication 2]: K. B. Östman and M. Valkama. Start-Up Robustness Against Resonator-Qs Defects in a 2-GHz FBAR VCO. In Proceedings of the IEEE International Frequency Control Symposium, Baltimore, MD, USA, pp. 281–284, May 2012.
    DOI: 10.1109/FCS.2012.6243615. View at publisher
  • [Publication 3]: K. B. Östman, J. K. Järvenhaara, S. S. Broussev, and I. Viitaniemi. A 3.6-to-1.8-V Cascode Buck Converter With a Stacked LC Filter in 65-nm CMOS. IEEE Transactions on Circuits and Systems II: Express Briefs, vol. 61, no. 4, pp. 234–238, Apr. 2014.
    DOI: 10.1109/TCSII.2014.2304875. View at publisher
  • [Publication 4]: K. B. Östman, M. Englund, O. Viitala, K. Stadius, K. Koli, and J. Ryynänen. Characteristics of LNA Operation in Direct Delta-Sigma Receivers. IEEE Transactions on Circuits and Systems II: Express Briefs, vol. 61, no. 2, pp. 70–74, Feb. 2014.
    DOI: 10.1109/TCSII.2013.2291092. View at publisher
  • [Publication 5]: K. B. Östman, M. Englund, O. Viitala, K. Stadius, J. Ryynänen, and K. Koli. Design Tradeoffs in N-path GmC Integrators for Direct Delta-Sigma Receivers. In Proceedings of the European Conference on Circuit Theory and Design, Dresden, Germany, pp. 1–4, Sept. 2013.
    DOI: 10.1109/ECCTD.2013.6662291. View at publisher
  • [Publication 6]: M. Englund, K. B. Östman, O. Viitala, M. Kaltiokallio, K. Stadius, K. Koli, and J. Ryynänen. A Programmable 0.7-to-2.7GHz Direct ΔΣ Receiver in 40nm CMOS. In IEEE International Solid-State Circuits Conference Digest of Technical Papers, San Francisco, CA, USA, pp. 470–471, Feb. 2014.
    DOI: 10.1109/ISSCC.2014.6757517. View at publisher
  • [Publication 7]: K. B. Östman, M. Englund, O. Viitala, M. Kaltiokallio, K. Stadius, K. Koli, and J. Ryynänen. A 2.5-GHz Receiver Front-End with Q-Boosted Post-LNA N-Path Filtering in 40-nm CMOS. IEEE Transactions on Microwave Theory and Techniques, vol. 62, no. 9, pp. 2071–2083, Sept. 2014.
    DOI: 10.1109/TMTT.2014.2333714. View at publisher
Citation